W
wls
Guest
Hello. Pišem timer števec z APB vmesnik (slave). Na vsakem overflow štetje ali vhodni signal zajem, je ustvarila pulz sprožilec. Prekinitev omogoča register, interrrupt register in register jasno prekinitev prebivanja na slave strani APB? Če je jasno, register, (1), prekinitev je jasen in jasno je, auto jasna. Kako napišem Verilog RTL za ravnanje istočasno prekinitev signala in jasen signal, če je tako sprožila istem času. Ali lahko kdorkoli izročiti primer RTL kodeks ravnanja in jasno prekinitev prekine hkrati. Dolgo časa nisem pisati Verilog, večina pozabila. Cenim pomoč ..... S spoštovanjem.