K
KaiZX
Guest
I prvotno objavljene vprašanje tukaj.To vprašanje je bilo zastavljeno v zvezi s projektom sem početje, ki zahteva Modeliranje.Kot se izkaže, jaz tudi potreba po ustvarjanju uro vezja za različne, design Osnovni projekt delam.Ker ta čas delam ASIC design, nimam možnost uporabe kristalnega oscilatorja.Namesto, rabim oscilator le FETs in pasivnih elementov (upori in kondenzatorji).
Tam si dva cilja sem cilj: nizka sedanji sestavi (po možnosti nekaj UA), in trdno zasnovo čez precej širok razpon Vdd.
Sem že preučil možnost prstan oscilator, vendar sem izključil to možnost.Glavni razlog je zaradi nestabilnosti Vdd.Torej, namesto tega, kaj delam, je bastardized različica timer LMC555, razen z nekaj dodatnimi spremembami.
).
Jaz sem z uporabo, so preproste diff-A kot primerjalna zdravila (ta je v neposredni povezavi s post sem se prej o T-začimba analiza).Jaz tudi pufer fazi loči izhod iz RC povratne informacije, da se prepreči izhod iz natovarjanjem ki jo upor.
Glavni trenutnih možganov je napetostno delilno mrežo.V paketu IC si ti v redu, vendar po mojem trenutno obliko, da lahko odteče čez 0.1mA, in to je popolnoma nesprejemljivo.Moja hitra rešitev povečuje upor vrednosti.Moj primerjalna tudi potegne dokaj velik tok.
Ali obstajajo zamisli za izboljšave moje ideje?Jaz sem tudi definitivno zanimajo za alternativne ideje design.
Hvala vnaprej.
Tam si dva cilja sem cilj: nizka sedanji sestavi (po možnosti nekaj UA), in trdno zasnovo čez precej širok razpon Vdd.
Sem že preučil možnost prstan oscilator, vendar sem izključil to možnost.Glavni razlog je zaradi nestabilnosti Vdd.Torej, namesto tega, kaj delam, je bastardized različica timer LMC555, razen z nekaj dodatnimi spremembami.
).
Jaz sem z uporabo, so preproste diff-A kot primerjalna zdravila (ta je v neposredni povezavi s post sem se prej o T-začimba analiza).Jaz tudi pufer fazi loči izhod iz RC povratne informacije, da se prepreči izhod iz natovarjanjem ki jo upor.
Glavni trenutnih možganov je napetostno delilno mrežo.V paketu IC si ti v redu, vendar po mojem trenutno obliko, da lahko odteče čez 0.1mA, in to je popolnoma nesprejemljivo.Moja hitra rešitev povečuje upor vrednosti.Moj primerjalna tudi potegne dokaj velik tok.
Ali obstajajo zamisli za izboljšave moje ideje?Jaz sem tudi definitivno zanimajo za alternativne ideje design.
Hvala vnaprej.