logičnih naporu

  • Thread starter master_picengineer
  • Start date
M

master_picengineer

Guest
Hi all,
Recimo, da imate usklajenim sistemom, sestavljen iz dffs in Kombinacijski logika, kot je prikazano na sliki bellow;
Recimo, da želimo do vožnje teh dff na fallig roba uro, da bomo morali uporabiti inverter za invertni vhodni signal v vsako DFF.
Problem, s katerimi se sooča, je zmogljivost te inverter za podporo al ti dffs.V resnici je kapacitivnost vnos v dffs imajo velik vpliv na hitrost tega signal.fig 2.
Ena od rešitev je uporaba nekaterih inverter.Naj domnevam, da je vsak inverter pogoni 4 dff.
1 - Moje prvo vprašanje je, kako ugotoviti, koliko dffs za vsak tranzistor?
2 - Coud smo uporabili inverter za vsako dff?
3 - Če na vprašanje 1 in 2 so v redu, da pomeni, da n inverter se lahko uporabijo.Moje tretje vprašanje je, da je skupni vnos vseh teh inverter bo imel enake težave, saj je inverterji themseves ima vhodni kapacitivnosti, ki lahko vplivajo na vhodni signal celovitosti.To ne more biti dopustna, če je ta signal se urni signal.

Hvala vnaprej za vaše odgovore.

 

Welcome to EDABoard.com

Sponsor

Back
Top