kako povezati cmos telo v digitalni in analogni IC?

T

triquent

Guest
Kako conncet pin telesa cmos v digitalni in analogni IC? na primer: za 2input NAND, kako povezati telo zgornjih nmos igrišče? na VSS ali ga je vir?
 
Pri načrtovanju digitalne vedno povezati upravljanje projektov telo Vdd, telo NMOS - na GND
 
Če želite narediti po meri, design, bi morali oblikovati v ravni tranzistor. Zato lahko narediš karkoli na tem nivoju. Na tej ravni ne morete uporabljati različne vrata, in imate za njihovo izvajanje v ravni tranzistor. S spoštovanjem, KH
 
značilen povežemo upravljanje projektov telo Vdd in NMOS telo na GND. Če želite uporabljati arbitary je delno odvisna od procesa, le telo tranzistorja, ki se lahko izvede na neodvisen vodnjaka lahko povežete arbitary napetosti. (Poskrbite, da Vth je tisto, kar želite, in področje parazitskih tranzistor ne smejo naprej)
 
V digitalnem vezju! Na splošno je večina nmos connetcs GND, večina upravljanje projektov connetcs Vdd; V analogno vezje! Splošno, odvisno od postopka, lahko priključite večino neke vrste mos. Toda v mešanih signalov procesa, zaradi Pojasni razmikom, ki potrebuje PNP, proces je p tip substrata. Potem, lahko naredimo N tudi lahko večina upravljanje projektov je povezan z virom, ki je enak potencial kot N-DOBRO. To dobro se imenuje tudi plava, ki se spreminja od potention kot vir napetosti. Ker je vir povezuje večino, je napetost razlika med virom in večji nič, tako da je prag tranzistorja ni modulted na debelo napetosti. V vmesnem času, hrup podlage ni priklop na MOS. Toda vir raven spremembe, lahko to opraviti za MOS.
 
Če želite dodati: Če imate straže prstan bo hrup sklopke med digitalno in analogno se zmanjšati. Tudi plava tudi lahko odvisna od erquirements; všeč, če imate dovolj prostora - bi bilo v redu, drugače ne moreš narediti. Vse to je odvisno od števila sistemov, ki ga želite izvesti v tem čipu. Če se vam gneča, potem plava ne sme biti možnost, vendar bi to zagotovo nekaj hrupa iz substrata vsem .... - Kadi
 
Za triquent, v digitalni, so upravljanje projektov in NMOS zgrajena bočno poleg drugega, to je vse NMOS delijo isto P-tipa epitaksialno plast. Tehnično bo potencial večji ali organ, povezan s P-dopinga, ki v P-tip epitaksialno plast na Vss ali GND. Tako ne glede na zgornji ali spodnji NMOS, so še vedno prebivajo v isti P-epitaksialno plast. V analogni, če je videz izdelka, ki se s CMOS tehnologijo, velja isto načelo. Če je videz izdelka, ki se izvede z uporabo BiCMOS tehnologijo, kjer bipolarni tranzistor tudi delijo isti N + epitaksialno plast, enako načelo velja tudi. Če ne bo to za posledico, da so tranzistorji plavajo na neuravnoteženo potencial, s čimer se stopnjuje v razsutem stanju učinek.
 
No, mislim, da so mešani odbori so na voljo signal, ki imajo mulitple raven moči na voljo. Če se motim mi prosim povejte. Če ima različne napetosti (včasih za uporabo prevoda ravni), potem večina povezava treba (po mojem mnenju -> morala biti) po meri, način in ne "standardnega" načinu. Razlog za mnenje, ker: sem pomagati osebi, da bi dobili 1 mešanih signalov čip dogaja ... osebe, ki vedo o tem .. prosim komentar. - Srivats
 
Mislim, da izberete p tudi process.for NMOS lahko zavežite večino na svoj 'vir. Telo za upravljanje projektov, so podlaga, vezan na Vdd.
 

Welcome to EDABoard.com

Sponsor

Back
Top