Analog IC Interview Questions

No.4 vprašanje:
pomočjo pozitivne povratne informacije, stabilno?

 
Stablility in Oscilatory sta dva različna vidika.

1.Ob predpostavki, da imate v ozadju Complex Numbers, Linear Algebra.
2.Ob predpostavki, da veš Argand Diagram in Nyquist Plot.
3.Ob predpostavki, da imate v ozadju Control Engineering in državni-Space Analysis.

V AC Analiza vezij, smo analizirali Complex matematiko.
Če Real <0, vezje je stabilno.
Nihanje ni odvisna od Real.To je odvisno od Imaginary.

Lahko imaš Stabilni in koleba, kot Oscillators v uporabi še danes in nekaj po duši nekaj časa.Če dobiček ostaja nespremenjena, je še vedno stabilno.Tudi dobiček zmanjšuje s časom, je tudi stabilen.

Lahko tudi nestabilna in koleba.Če dobiček povečuje s časom, je nestabilen in se bo vezje razčlenitev.

 
SkyHigh wrote:

Da bi poenostavili moj odgovor, mislim, da ni dobiček napetost DC.To je odvisno od točke, ki ste vožnjo.
Obstaja Small Signal-Transconductance Gain, GM in je funkcija trenutnega dobička AC, Hfe.
Vendar obstaja enosmerni tok dobiček, ali se Hfe, ki je določen z BJT.
 
Hi eda4you,

Res da dober point!En majhen popravek:
Glede na vaše analize, Ic4 = Vt * LN4 / R ≈ 36mV / 36kΩ = 1UA namesto 1mA.

Hi SkyHigh,

To ni Wilson trenutni vir.Dejansko je to neke vrste trenutnega vira.

s spoštovanjem,
jordan76

 
jordan76 je napisal:

Hi eda4you,Res da dober point!
En majhen popravek:

Glede na vaše analize, Ic4 = Vt * LN4 / R ≈ 36mV / 36kΩ = 1UA namesto 1mA.Hi SkyHigh,To ni Wilson trenutni vir.
Dejansko je to neke vrste trenutnega vira.s spoštovanjem,

jordan76
 
jordan76,

ja, to ni Wilson trenutno ogledalo.je Cascode MOS trenutno ogledalo.

 
Imam še eno vprašanje (intervju vprašanje):

Looking up v vir tranzistor MOS (recimo NMOS) in nasičenosti (vrata, vezana na 10K upor do dobave) pri nizkih frekvencah vidimo oviranja 1/gm.Ko gremo višje v frekvenčnem kaj vidimo?Se vidimo višje ali nižje impedance impedance?

Hvala

Lepo natančen odgovor bi bilo lepo!
Last edited by Puppet1 dne 22. januar 2005 1:33, edited 3-krat v skupno

 
Puppet1 wrote:

Imam še eno vprašanje (intervju vprašanje):Looking up v vir tranzistor MOS (recimo NMOS) pri nizkih frekvencah vidimo oviranja 1/gm.
Ko gremo višje v frekvenčnem kaj vidimo?
Se vidimo višje ali nižje impedance impedance?

 
Pozdravljeni Steer,

Naredila sem urediti na moje vprašanje in ga zgoraj, tranzistor NMOS je v nasičenosti z vrati povezana z 10K upora vezana na dobavo.
Last edited by Puppet1 dne 22. januar 2005 1:32, edited 3-krat v skupno

 
Puppet1 wrote:

Pozdravljeni Steer,Naredila sem urediti na moje vprašanje in ga zgoraj, tranzistor NMOS je v nasičenosti s beg vezana na vrata in konstantnim tokom vira teče skozi možganov.
 

Welcome to EDABoard.com

Sponsor

Back
Top