zamudo FPGA (SDF file)

G

guybrush

Guest
Zdravo vsem.
Imam izvajati 50 ns (nominalna) pulz, 200 KHz uporabo FPGA, da ima 2 MHz uro.Jaz sem uporabo ACTEL FPGA in envirommental omejitev so -25 / 90 ° C.
Ker je imposible izdelovati 50 ns impulzov s sinhrono logiko clocked @ 2MHz sem se odločijo za uporabo in vrata, v kateri ima ena od dveh vnos 200 KHz kvadratnih valov in drugi vložek je enak signal zakasnitvijo.Simulacijo daje 50 ns impulz v standardnih pogojih.

Trajanje impulza je odvisna od:

1) Napetost
2) Temperatura
3) procesa

Simulacije kažejo, da je trajanje pa bo med 30 in 100,
ki izpolnjuje moje omejitve.

Misliš, da je to lahko dobra rešitev?Vsak komentar?

Kje lahko najdem opisa v SDF file format?

Hvala lepa.

 

Welcome to EDABoard.com

Sponsor

Back
Top