Zakaj uporabljati FPGA ne CPLD kot vmesnik visoke hitrosti ADC

K

Kaka_fsk

Guest
Zdravo, fantje,

Ob videl nekaj primerov, ki uporabljajo FPGA vmesnik za visoke hitrosti ADC, jaz bi samo zanima, zakaj ne uporabljajo CPLD za isto delovno mesto.Kaj je prednost pred FPGA CPLD v to delo.Hvala.

Karl

 
FPGA ima več logike in spominov ram.
CPLD, če je hitreje, vendar ADC ne tako hitro, tudi če gre za visoke hitrosti.

 
ker so FPGA pin z dvojno stopnjo hitrosti.SO.Lahko je brati ADC s pol hitrost!

 

Welcome to EDABoard.com

Sponsor

Back
Top