Vprašanje o PLL design enačba

H

haadi20

Guest
Sklicujoč se na knjigo kelių Shu na CMOS PLL sintetizatorji, Eq.Nr.3,7 daje dobiček zanke PLL kot K = (KPD Kvco R1) / N
KPD, če je dobiček PFD
Kvco je dobiček VCO
R1 je del 2. zanke za filter
in N je razkorak razmerje

Moje vprašanje je, kateri vrednost N je treba uporabiti v tej enačbi, ker N je razpon za Integer N PLL in ne stalno?

Pogled v prihodnost za odgovore ...

 
nekaj krat, je geometrično povprečje, od max in min, valuse N

ali normalno povprečje, poskusite oboje

khouly

 
je max Devider Povezave Devider razmerje ssuppose reference freq je M 5 Hz in VCO freq proizvodnja je 1G hz kot N = 200.

mislim jasno, če odgovora še ni

 
Živjo,
N je geometrično povprečje, kot je dejal Kholy
khouly wrote:

nekaj krat, je geometrično povprečje, od max in min, valuse Nali normalno povprečje, poskusite obojekhouly
 
Zanka dobiček ni konstantna, se spreminja sorazmerno z 1 / N nad vašimi razpon vrednosti N.Pomembno je, da analiziramo, kakšen vpliv različnih K bo imela na zanke stabilnosti (amplituda kritja kakor tudi kritje faza).V mnogih primerih Kvco spreminja, kakor tudi s tuning napetostjo in morate to upoštevati tudi.

haadi20 wrote:

Sklicujoč se na knjigo kelių Shu na CMOS PLL sintetizatorji, Eq.
Nr.
3,7 daje dobiček zanke PLL kot K = (KPD Kvco R1) / N

KPD, če je dobiček PFD

Kvco je dobiček VCO

R1 je del 2. zanke za filter

in N je razkorak razmerjeMoje vprašanje je, kateri vrednost N je treba uporabiti v tej enačbi, ker N je razpon za Integer N PLL in ne stalno?Pogled v prihodnost za odgovore ...
 

Welcome to EDABoard.com

Sponsor

Back
Top