VDD za TSMC 0.25u CMOS Technology

I

isaacnewton

Guest
Dear All,

To vprašanje ne gre za vezje ANALOG design.Gre za DIGITAL.

Če želim uporabljati TSMC 0.25u CMOS storiti DIGITAL vezje design, napajalna napetost, kaj vam predlagamo?3,3 voltov?

http://www.mosis.com/Technical/Testdata/tsmc-025-prm.html

Hvala vnaprej.

 
Ta proces CMOS ima 5 kovinskih plasti in poli 1 plast.Postopek je za 2,5 volt aplikacije.Debela plast oksida se lahko uporabijo za 3,3 volt tranzistorjev.Modeli za ta proces zahteva Metal 5 v pad dimnika.Flip chip zaletavate je na voljo od MOSIS.Prosim, pošljite e-pošto na podpora (at) mosis.org za več informacij.Uporaba 2.5V

 
Lahko uporabite ponudbe je odvisna od potrebe, če boste uporabili gosto oksida, ki oskrbujejo 3,3 volt fT z nizko tranzistor primerjati s tanko oksid.

 
Našla sem ga na www.mosis.org spletni strani:
http://www.mosis.org/products/fab/vendors/tsmc/tsmc025/

 
vzroka 2.5V.But 1.8V je varna, in 3.3V je preveč varna.

 
Dobro,
Ker je govoril o oblikovanju DIGITAL samo, bi bilo bolje nižje napetost ...

 
Na splošno, na čip, so na področju digitalnih vezij večji od enega analogni.
Za moč zaužiti izdajo, bo digitalna vezja uporabe nižje napajanja.
Za analogni vprašanje učinkovitosti, lahko uporabite večjo oskrbo z električno energijo z načrtom, je enostavnejši.

 
da.2.5V je standard in predlagal napetosti.
vendar lahko izberete več napajalnikov za različne dele vašega vezij - za znižanje določi skupna moč, ali zaslužiti nekaj prožnosti.
Običajno lahko uporabljate od 2.5V-Vth do 2.5V Vth.
Ive 'preizkušen to 3.3v proces in izgleda, da je varno.

 

Welcome to EDABoard.com

Sponsor

Back
Top