USB 2.0 - kdo dejansko izvajanje, z uporabo OpenCores IP?

N

NVergunst

Guest
Iščem način za izvajanje HS USB 2.0 (480Mbps) na FPGA. Sem pogledal na rešitev OpenCores vendar sem rahlo zmeden. SVN je bil posodobljen v preteklem letu, vendar "stanje" ni spremenila za vedno. Jaz sem samo spraševala, če kdo ima kakršne koli izkušnje s tem jedrom in če deluje nekako v redu? Želim graditi neko testno hardare uporabo FPGA in UTMI PHY čip in tako dobili 512byte transferi razsuti dogaja. Jaz trenutno uporabljate mikroprocesorjev, ki uporabljajo polno hitrost 12Mbps prenosom 64byte blokov, ampak USB je moja šibka točka pri teh hitrostih. Želim, da preidejo, vendar z nekoliko za blazino je, če je treba! Tudi razlog, da ne bo z deli, s cipresami je samo strošek. USD plačil 15/each, nato pa 8 $ + / vsak v velikih količinah, to je samo ni ekonomsko izvedljivo.
 

Welcome to EDABoard.com

Sponsor

Back
Top