Ripple Blanking I / O

D

darrenbkl

Guest
Halo vsi, imajo tukaj je, da je vprašanje, kaj je funkcija RBI, RBO in LT pin na 7447 BCD-7segent dekoder IC?Zdi se, da nič odpravil na 7 segment zaslona, vendar ne vem, kako deluje.O LT, samo vem, da je povezovanje z VCC, lahko kdorkoli razloži mi?thx:)

 
input.

LT je input LAMP TEST.To je aktivna, ko na tako nizki ravni 1 logiko, da nima nobenega učinka, če bo na logiko ravni 0, vsak izhod je aktiven, tako da lahko preverite, če je pretrgana segment ali izhod.
is used in multi-digit display and should be connected to the RBO of the previous digit (the digit to the left).

ICB je RIPPLE blanking INPUT
se uporablja v multi-mestni zaslon in bi moral biti povezan RBO prejšnjega številka (številka, ki naj levo).Na ta način lahko izognili prikazujejo zamujala "0", če ni potrebna, saj vam v priročniku številko pisni obliki.Na ta način, na primer, multidigit številka "00123" bo prikazati kot "__123", medtem ko "02034", bo pokazal kot "_ 2034" (kjer je "_" je, da je namenjen kot off mestno).Ta trik je v uporabi, ko so bili digitalna vezja niso tako inteligentni, kot je sedaj z mikrokontrolerji.

 
kul, thx.I ma newbie v elektronski stvari, ki so trenutno še vedno počne flip flop in števec: (
Poskušam povezati števec 7490 --- 7447 --- 7 segment izpis uporabo multisim, to tovarna.Ampak zakaj jaz, ko preklopite na vezje, prikazana na zaslonu nestabilna?Mislim, ko se zaslon spremeni s številko druge, recimo 4-5, v prehodu med obstaja nestabilna stanja zaslona.je vzrok z zamudo v serijsko counter Mreškati povezava?

 
Ne mislim tako.Razmnoževanje čas v standardnih TTL je zelo hiter.Mogoče nekateri pin ostalo odprto tudi v logiki TTL, unconnect pin je treba brati kot "1".

Preizkusite objavljate shematično.

 
<img src="http://img156.imageshack.us/img156/7440/7490sm7.th.png" border="0" alt="Ripple Blanking I/O" title="Ripple Blanking I / O"/>

Dodano po 35 minutah:http://pdf1.alldatasheet.com/datasheet-pdf/view/51095/FAIRCHILD/74LS90.html

to je DM74LS90 podatkovnem listu, kjer sem bil zapletati razmer z 7.490 shemo.ura vnos B je v 2. in 4. flip flop samo, in 2. J FF je ugotoviti, da je prispevek, ki ga je 4. FF bar Q proizvodnje.in 4. FF K vložek se določi s svojo proizvodnjo Q.
kako to deluje v bistvu i dun razumeti.
thx za usmerjanje

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" /><img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Crying or Very sad" border="0" />
 
Vezje se zdi v osnovi pravilna.
Samo nekaj note:

* Ura frekvenco 1kHz je zelo visoka za prikaz.Boste mogli videti številko spreminjajo.Poskusi z mnogo manjšo frekvenco kot 1 ali 2 Hz

* BI / RBO zaponka je čudno input / output pin.Pusti povezan

* Poskusite isto s LT in IRB.V logiki TTL (kot družina LS), ki niso povezani pin ustreza logiki "1" (vendar to ne velja za CMOS logike, kjer je vsak priključen na pin mus Secure Digital ravni)

* V realnem vezje, daj 0.1UF bypass keramični kondenzator čim bližje k Poerom igle iz naprave

 
wat does 0.1UF cap storiti?u pomeni kraj, v bližini je "moč" pin?

 
Ja, žal ...Mislil sem "moč" nožice.

V realnem svetu vezja, je bilo predlagano, da naj 0.1UF kondenzatorja med VDD in VSS pripomočka vsakih nekaj napravo za filtriranje visoko frekvenco hrup, ki ga hitro preklapljanje logična vezja.

 
Ura impulzov s frekvenco 1kHz, kar je 50% dajatev cikla kvadrat, to pomeni obdobje vala je 1ms kajne?Ampak 1 impulz je sestavljen iz visoko in nizko ali visoko in nizko se obravnava kot impulz ločeno?

 

Welcome to EDABoard.com

Sponsor

Back
Top