Regd.

S

srivatsan

Guest
koliko operativnih značilnosti sedanjega sklicevanja in zagon vezja, ki so jih prizadele spremembe v W / L?knjige dont podrobnosti o njegovem oblikovanju.Naj mi nekdo, ki je izdelana teh vezij.
ps: i am uporabo spremenjenih cascode vezja ogledalo ..deluje dobro, če bo zdajšnji sklicevanja delo dobro ...tj proizvodnja odpornosti sedanjih sklicevanja morajo biti razmeroma visoka.
hvala vnaprej
srivatsan [/ u]

 
Ne vem, kako naj oblikujejo začetne in tekoče reference nmos tranzistor W / L.Prepričan sem, da o njihovih delovnih temveč kako preveriti?nekako niso prepričani.
če obstajajo druge možnosti, (brez bjt), me obvestite.hvala vnaprej.
srivatsan
Oprosti, ampak, kar potrebujete za prijavo v to prilogo, da si ogledate

 
Najprej vse vaše shematskimi je narobe.Moral bi mirror 2 NMOS je upor sedanje reference.V NMOS za začetek tokokroga mora zelo dolgo-kanalni tranzistor, W / L tega tranzistor je opredeljena z specs o ICC te sedanje reference (posebno za VCC najvišje vrednosti).W / L začetek PMOS tranzistorjev ni tako pomembno.

 
hi FOM,
tudi sem bil narobe ..Imam pravilne vezjem ...pravilen zdaj, jaz sem simulira znova.ima dobro stabilnost, kadar obstajajo spremembe na VDD, VSS.

dobro, glede na to, kaj u je dejal, sem povečala NMOS kanal z dolžino 6x (0.6um) za tekoče refernce in NE zagon vezja.(ali je to zaradi visoke izhodne odpornosti je treba obravnavati v NMOS?).

kaj pa W / L za zagon vezja?Ni tako pomembno??pustiti mi znanje

I so priložena novim vezjem sliki.
hvala vnaprej ..

srivatsan
Oprosti, ampak, kar potrebujete za prijavo v to prilogo, da si ogledate

 
No, jaz imam dobre konstanta trenutne referenčne in visoka stabilna ogledalo tudi.ampak jaz bi nt simulira učinek zagon vezja ...če ima idejo, kako simulirati, prosim povej mi ..hvala vnaprej.
srivats

 
boste morali voditi prehodna SIM.VCC je treba napetost impulza, ki se začne pri 0, čaka 1-2us, nato pa do rampe, da je končna vrednost.Ta prehodna bo najbolj ulova razdeljene ustanavljanjem podjetij.

DC SIM ne morete najti lomljenega startup vezja, kot začimba je zelo dober na zbliževanje slab stik z dobro delujejo točko.

 
Za druge vezja (pojasevima za primer), ko zagon simulira vezje morate razmisliti tranzistor neusklajenost ali OP amp izravnavo.Ampak mislim, da vaš tokokrog ni tako občutljiva na neusklajenost.Če simuliranimi za širok razpon VCC in je delal - je vse OK.

 

Welcome to EDABoard.com

Sponsor

Back
Top