pretvoriti plavajočih številko točke za dvokomponentne v VHDL

M

mariajohn

Guest
hai rabim knw je mogoče pretvoriti plavajočo številne točke v binarni predstavitvi in obratno .... im using Xilinx ISE 9.2i .... plz pomoč .....
 
hai im početje moj projekt, ki se ukvarja z izvajanjem regulator PID v FPGA ... im Trenutno piše svojo kodiranje razmišlja celo število vhodov .... ampak hočem, da bi s plavajočo vejico in številk kot prispevek .... zato je posiible narediti plavajočo operacije točko v VHDL?? im using Xilinx ISE 9.2i ..... hvala in glede maria
 
HI Maria, jaz bi resnično priporočamo, da si preberete naslednji članek: http://www.ccm.ece.vt.edu/papers/shirazi_1995_FCCM95_quantitative.pdf najdete tudi odprto knjižnico vir FPGA na tej podjetja, spletna stran: http://optngn.com/place bo Reading, da papir vam dobro razumevanje, kaj je mogoče narediti v FPGA, in za izvajanje, lahko uporabite kode v knjižnici od OPTNGN mestu. Upanje to pomoč, S spoštovanjem, / Farhad Abdolian
 
najlepša hvala i ni mogel dobiti, da je stran na prvi, ampak danes sem dobil, da ... hvala še enkrat
 
3 teme so lahko. 1. Moraš design uporabo posebnih procesor, ki se ukvarja z visoko hitrostjo s plavajočo vejico. Potem bi bilo bolje, da jedro IP. Core iz Xilinx Coregen bi naredil. 2. Običajni procesor. Potem vam bo podprogram za vaše mikrokrmilniška z uporabo običajne algoritma. 3. Moraš test svoj projekt z vektorji test, ki plavajo števila. Potem napišete običajne vrste preoblikovanje klic funkcije, kot so Ystdv
 

Welcome to EDABoard.com

Sponsor

Back
Top