P
PowerDAC
Guest
Imam izvaja digitalno del visoke end audio DAC v FPGA.To je en sam košček Delta Sigma design in FFT z izhodno bitni razkriva to dobro deluje.Zdaj so na oblikovanje vrhunskega 1-bit DAC za pretvorbo digitalnega bitnega toka na analogni signal.Tokokrog se bo izvajal od diskretnih IC ali deli, ki niso v IC.
Jaz sem cilj dinamičen razpon najmanj 125dB.
Bitna hitrost je 12.288Mbps (256fs).
Imam reclocked z FPGA bitni output navzven od 98.304MHz nizka Treperenje oscilator, na reg krmljene z ultra čiste VCC tako bitnega toka se je nizko Treperenje.
I šteje naslednje ideje:
1.Komutiranimi kondenzator integrator.Zdi se, da je treba storiti precej pogosto na čipu, vendar bo ločen design lahko zavedajo dovolj dobro izvedbo?Proizvodnja je SC filter bi upajmo imeti dovolj nizko pobio za krmo v običajnih CT aktivni filter.Ali obstajajo kakršne koli praktičnih smernic za oblikovanje takih vezij?V literaturi sem ugotovila, se zdi, da prevzame ste to počeli v IC ali se zanimajo samo v matematiki, in da se vse komponente so idealne.
2.Vključiti v sedanji vir?Ideje?Predlogi?Jaz bi pomislil, da hitro spreminjajoče napetosti pobio v Brzice Ubi ne bo veliko pomagal, a?
3.Precison nizek hrup reference (na primer Walt Jung's 1.25nV/rtHz vezja) preklopom z majhno preklopno mostu v pasivni diferencialni v diferencialno-out pre-filter.Bridge stikala bodo usmerjene od bitnega toka pretvori v RZ (return nič).Jaz hoteti upanje na RZ format bi zagotovili vsak simbol
za dvig in padec krat bi biti ponovljivi.Za izhod iz pasivnega filtra mora imeti dovolj nizko pobio za krmo v običajnih diff input aktivni filter.
4.Nekaj ohlapno temelji na 3, vendar zaposlujejo resonančnih vezij s ustvarili popolnoma ponovljivi impulzov z dvignjena kosinusne obliko.
Ima kdo kakršne koli ideje ali predloge v zvezi s tem vezjem?Kdor ima izkušnje pri Nima se uporabljajo za take visoke konec DACs, ki bi lahko kazal mi v pravo smer?
Thanks in advance
Jaz sem cilj dinamičen razpon najmanj 125dB.
Bitna hitrost je 12.288Mbps (256fs).
Imam reclocked z FPGA bitni output navzven od 98.304MHz nizka Treperenje oscilator, na reg krmljene z ultra čiste VCC tako bitnega toka se je nizko Treperenje.
I šteje naslednje ideje:
1.Komutiranimi kondenzator integrator.Zdi se, da je treba storiti precej pogosto na čipu, vendar bo ločen design lahko zavedajo dovolj dobro izvedbo?Proizvodnja je SC filter bi upajmo imeti dovolj nizko pobio za krmo v običajnih CT aktivni filter.Ali obstajajo kakršne koli praktičnih smernic za oblikovanje takih vezij?V literaturi sem ugotovila, se zdi, da prevzame ste to počeli v IC ali se zanimajo samo v matematiki, in da se vse komponente so idealne.
2.Vključiti v sedanji vir?Ideje?Predlogi?Jaz bi pomislil, da hitro spreminjajoče napetosti pobio v Brzice Ubi ne bo veliko pomagal, a?
3.Precison nizek hrup reference (na primer Walt Jung's 1.25nV/rtHz vezja) preklopom z majhno preklopno mostu v pasivni diferencialni v diferencialno-out pre-filter.Bridge stikala bodo usmerjene od bitnega toka pretvori v RZ (return nič).Jaz hoteti upanje na RZ format bi zagotovili vsak simbol
za dvig in padec krat bi biti ponovljivi.Za izhod iz pasivnega filtra mora imeti dovolj nizko pobio za krmo v običajnih diff input aktivni filter.
4.Nekaj ohlapno temelji na 3, vendar zaposlujejo resonančnih vezij s ustvarili popolnoma ponovljivi impulzov z dvignjena kosinusne obliko.
Ima kdo kakršne koli ideje ali predloge v zvezi s tem vezjem?Kdor ima izkušnje pri Nima se uporabljajo za take visoke konec DACs, ki bi lahko kazal mi v pravo smer?
Thanks in advance