M
mhytr
Guest
Smo pogosto videli AHB ali APB v SOC sistem uporabljate ARM CPU in drugih avtobus tak WISHBONE se uporablja tudi v nekaterih 32-bitnih CPU sistem.
Ampak v mojem primeru modela, je 8-bitni CPU (ex.8051) ni dovolj za branje / pisanje je 8-bitni nadzor / stanje registrov v co-procesorje (morda 3 ali 4). In hočem, da co - predelovalcev, dostop do podatkov v RAM neposredno, ki ga je treba processed.So sem poskušal oblikovati avtobus povezati s CPU, predelovalcev in razsodnik je tudi needed.But i težko najti 8-bit bus design je papers.So Hočem vedeti, ali je moj model unovčljivi in resonable ali ne?Hvala!
Kot alternativo lahko priključene vse kontrole / stanje registrov in RAM do 8-bitni CPU in map kot zunaj RAM.But je CPU bo prevzel vse prenose podatkov, ki traja več časa v primerjavi z uporabo na avtobus.
Ampak v mojem primeru modela, je 8-bitni CPU (ex.8051) ni dovolj za branje / pisanje je 8-bitni nadzor / stanje registrov v co-procesorje (morda 3 ali 4). In hočem, da co - predelovalcev, dostop do podatkov v RAM neposredno, ki ga je treba processed.So sem poskušal oblikovati avtobus povezati s CPU, predelovalcev in razsodnik je tudi needed.But i težko najti 8-bit bus design je papers.So Hočem vedeti, ali je moj model unovčljivi in resonable ali ne?Hvala!
Kot alternativo lahko priključene vse kontrole / stanje registrov in RAM do 8-bitni CPU in map kot zunaj RAM.But je CPU bo prevzel vse prenose podatkov, ki traja več časa v primerjavi z uporabo na avtobus.