določa sestavne dele ali njihove dele z epruveto ali tranzistorji amperov

W

Walters

Guest
Kako Nokautirati sestavnih delov ali delov pri projektiranju cev ali tranzistorji amperov?

Torej, jaz ne dobim koli Kriogena, nihanje, DC uhajanja iz sledov,

Katere druge težave lahko dobim iz določa sestavne dele ali njihove dele ali narobe v napačnih mestih poleg drugega?

Katere težave so u guys so izvedeli, ali je prišla čez?

 
Nizka pogostost operacij ni velik problem.Toda kot je vaš pogostost povečuje področju razmnoževanje problem signali prihajajo v sliki.Za zmanjšanje neželenega Kriogena, pick-up, razlog za dviganje in vse vrste problemov na naslednjih briga jih je mogoče sprejeti,
1.Vedno bi kondenzatorji in upori tesnem s čepom iz tranzistorjev.
2.Uporabite velike tla letalo za ozemljitve vseh skupnih točk.To zmanjšuje možnosti za tla dvigala navzgor.V PCB notranje plasti se lahko uporablja za ta namen.
3.Razdalja med trnsistor nožičnih od tal, je treba zmanjšati.
4.Lahko uporabite tla ščit okoli visoko frekvenčnih linij za zmanjšanje pickups in preslušavanja.
5.Meritve so včasih zavajajoča.Kot
a.Vedno je razlog sondo z osciloskopa mora biti v bližini tal letalom, drugače terenu dvigalna zdi.
b.Vedno uporabite področje s pasovno širino najmanj trikrat hi9gher delovno frekvenco.

 
Če želite dodati na zadnji odgovor malce:

Poglej, če je visoka sedanja poti (za izhod voznikov) iti v vezju in jim dajejo ločene steze od nižje sedanje poti do skupne točke (zvezda tla) na PCB.Katerih koli dveh točkah tokokroga, ki imajo skupni izvor ali vrnitev pot napajanja bodo "videti" druge signala.Višja kot je sedanji, več signalov, da se bo pojavil med virom in namembnim krajem v sledovih.Če je nizka stopnja signala stopnji je povezan z močjo sledovih v tej poti, se bo prikaz moči fazi trenutnega signal kot variacije napetosti na napajalnik.
Nizko sedanji zgodnji fazi ne ustvarjajo veliko za "signal" za njihovo dobavo, vodi in zato ima lahko več skupne poti.

V zgodnjih fazah načrtovanja PCB, uporabite ločene razlog in moč za vsako stopnjo, potem pa jih povežete skupaj s PCB vstopna točka za dobavo kot zadnji korak.

Sem ugotovila, da v analogni, razlog plasti mora biti razdeljen na enak način; razlog ravnino je nepredvidljiva poti!

Ena drugi dejavnik, ki skrbijo za: če gledate v opamp vezja za "virtualne terenu" točka je, ampak kaj!To je najvišji dobiček vozlišče v vezju!Vsako znamenje, da pride do te točke,
in sicer bodisi z uhajanja trenutni celotni PCB ali sevane na to vozlišče, gets ojačeno s polno odprto zanko dobiček ojačevalec!Jaz, osebno, poskusite dobili zemljo ali moči (ne-trenutna knjigovodska ali škrbinske) sled med vnose za ojačevanje fazi in virtualno zemljo vozlišče (poglej gor "varovalo razlogov" priporočljivo za visoke impedance / visokim ojačevalnim opamps).

 

Welcome to EDABoard.com

Sponsor

Back
Top