CTS Problem!

O

origip

Guest
Imam razdeljen ura da uporabljate FlipFlop!
Ampak ko sem uporabo Astro storiti CTS, ne morem konfigurirati pravilno.
I uporabite ukaz spodaj:
create_generated_clock clock_1-vir clock_0-divide_by 2 (my_flipflop / Q)
Je kaj narobe?
Pomoč !~~~~~

-_-0

 
Astro Ker ne morejo dobiti uro drevo skozi FlipFlop sem poskušal zamenjati FlipFlop z Mux zadobiti ura drevo.Po CTS, bom dobil nazaj FlipFlop z ECO.Ali obstaja težava z mojo rešitev?
Moj Astro 0309 je izdaja!

 
origip wrote:

Imam razdeljen ura da uporabljate FlipFlop!

Ampak ko sem uporabo Astro storiti CTS, ne morem konfigurirati pravilno.

I uporabite ukaz spodaj:

create_generated_clock clock_1-vir clock_0-divide_by 2 (my_flipflop / Q)

Je kaj narobe?

Pomoč !~~~~~-_-0
 
i so na Vadnice CTS ..če u potrebujete, i post it ..

v zvezi,

 
Problem je, podobno temu:
Imam vir ura (imenovano ClockIn). To ustvarja dve uri za različne ure domain.One je hitrejši (imenovano ClockFast), drugi počasnejši (imenovano ClockSlow). Ti dve ure je mogoče konfigurirati tako, da je rekel, da imata oba je razkorak parameter z ClockIn.
Za poenostavitev je vprašanje, ki sem se ClockFast enako frekvenco kot ClockIn, in nastavite ClockSlow polovico hitrosti od ClockIn.
Ko sem naredil CTS z Astro 0309, sem ugotovil, da ne more priti pravilne ura tree.The ura drevo ustavi na FlipFlop (MyDividerFF), ki se uporablja za ustvarjanje ClockSlow.I ustvarila polovico hitrosti ura enostavno z uporabo tega FlipFlop za povratne informacije v output pin (Q), da svoj prispevek pin (D) in nastavite uro z FlipFlop (CK) pri ClockIn.
Poskušal sem prezreti vnos PIN za MyDividerFF.Astro še vedno ne morejo dobiti uro drevo od CK za Q, ni nobenih problem v moji design?
Ker so področja ClockFast in ClockSlow imajo pravico do izmenjave podatkov pogosto, zato hočem, da naredite dve uri stimutenaously.Kaj naj naredim?

Thank u!

 
Ja!
V FlipFlop metodo za ustvarjanje 2,4,6,8 ...razdeljen ura je najenostavnejši način, tudi stabilna.
Vendar pa je obstajajo drugi boljši način za to?
Kot je uporaba combinational logika!
Res želim vedeti!

 
Zdravo!arunragavan,

Rabim CTS Tutorials!Ould vas prosimo objava je, hvala!

 
Zdravo!arunragavan,

Ti bodo cenili za CTS Vadnice. ^ _ ^

Na zdravje
Jaxshai

 
Zdravo Origip,

Določite uro pin iz proizvodnje v ClockSlow Skljokati uporabo get_pins v vašem create_clock in ne v create_generate_clock.Treba delo.

Sudhir

 
Če obratovalni ciklus za clock signal ni pomembno v vašem modela, lahko
uporabo aktivne Vratarenje tehnika storiti ura razkoraka.V / 1 ura je
original uro, a ustvari ura Vratarenje signal "ANDed" s svojo izvirno
ura je razdeljena uro.

Ena prednost tega pristopa je tako razdeljene in niso razdeljeni ure
se lahko obravnava kot ista ura drevo s usmjernika podružnice.Vendar, če ste
storiti DFT, potem obvoznico način, je treba dodati, da onemogočite uro Vratarenje
med scan test.

 
Hey guys ive napoten na Vadnice ..upanje to pomaga ..

Oprosti, ker je nekaj časa za prikaz delovnih mest

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Nasmeh" border="0" />v zvezi,
Oprosti, ampak, kar potrebujete za prijavo v to prilogo, da si ogledate

 
!

V tem primeru morate z create_generated_clock-master_source ampak-vira.
Ker ste ustvarili dve uri v eno vhodno pristanišče.če ste s-vira,
Astro ne vem kaj je res ura vir generiranom uro.

 
morate pustiti orodja izključuje multivibrator za brisanje d pin.

 
origip wrote:

Imam razdeljen ura da uporabljate FlipFlop!

Ampak ko sem uporabo Astro storiti CTS, ne morem konfigurirati pravilno.

I uporabite ukaz spodaj:

create_generated_clock clock_1-vir clock_0-divide_by 2 (my_flipflop / Q)

Je kaj narobe?

Pomoč !~~~~~-_-0
 
Čeprav je to lahko preprosta napaka, ki jo morajo uporabljati QBar, ne Q za povratne informacije v D.

 
Ko je brisanje Q pin je deklariran kot ura clk2 nato uro clk1 od fliplop bo Promovirati to zakaj u bo problemov.

U lahko razglasi ignore pin ali ustaviti pin in to CTS za uro clk1.

Potem pa za clk2 separetly ...

Ta težava nastane, ko u design Šestar vezij.

Hvala

Shankar

 

Welcome to EDABoard.com

Sponsor

Back
Top