CMOS slikovnega senzorja in FIFO tleh

R

rv213

Guest
Imam slikovnim senzorjem CMOS z digitalno in analognih vezij.Senzor je VAAPIX (analogni pixel moči) in notranji ADC.Dodal sem FIFO za omilitev podatkov.Pixel ura gre pisati ura FIFO.

PCB je analogna ravnino tal in digitalna ozemljitveno ploščo.
Kaj Ozemljitvena plošča mora FIFO je GND je povezan?
Bo časovno zajebali če je priključen na napačna tla?

Če to pomaga:
Slikovni senzor je Micron del # MT9T001P12STC.
FIFO je Cypress del # CY7C4251V-15AC.

Hvala,
Roberto

 
Lahko ga vijak, tudi če se povežete z desno tla.
FIFO je digitalno napravo, theoreticaly je treba, dobavljenih iz logike tal.
Problem je točka, ki jo uporabljate za povezovanje Analogan tleh z digitalnim tlemi.Moje izkušnje povem, da je treba oblikovati številne povezovalne točke med tema dvema razlogov in povezavo ustrezne ena (eden ali več) za doseganje minimalne ravni hrupa na Analogan terenu.
Uporaba multipe deli SMT kot 1206, 0805 ali 0603 in povezati nič ohm upor v mestu, ki gaves ste boljši SNR.
Te vrste modelov je treba ponavadi vsaj en PCB revizijo.Če ste sposobni to storiti v nič popravkov, pomeni, da ste izkušen oblikovalec ...

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Zelo vesel" border="0" />
 
Jaz sem Newman za cmos design senzorje, ki lahko mi je dal nekaj uporabnih sporočilo za to, hvala

 

Welcome to EDABoard.com

Sponsor

Back
Top