Ali Treperenje ADPLL, vezane na pogostost PLL?

B

bracketx

Guest
Če nadzor ADPLL je po boju, nizke frekvence pomeni slabo Treperenje.Je to res?

 
Did you mean nizke frekvence primerjavo?Če je digitalno regulacijo frekvence ni razlike v času diskretne vrednosti continiuous nadzora.Težave so v podrobnostih:

1.Digitalni nadzor z visoko ločljivostjo pogosto nonmonotonic ali je uporabiti več segmentov.

2.Faza Resolucija zahteva, da računajo na zelo visokih frekvencah.V analogni PLL boste dobili nekaj ps resolucija (hrup limit)

Poskusite za izračun hrupa učinkovitost vašega popolnega digitalnega ADPLL.Potem veš, koliko bitov morate tam.

 
kaj več segmentih? Ali mislite, da ADPLL ni primeren čas za nizko Treperenje PLL design?

 

Welcome to EDABoard.com

Sponsor

Back
Top